Home Tags Hdl

Tag: hdl

Introdução ao HDL com MyHDL

Confira uma introdução a HDL executando um projeto um pouco complexo desde a sua concepção, construindo todas as etapas com MyHDL, incluindo testes.

Como estruturar projetos em FPGA e VHDL - Parte 2

Introdução   No artigo anterior, eu comentei sobre algumas questões de relógio e temporização. Isso ao mesmo tempo não tem nada a ver com a organização...
The Microzed Chronicles: livros sobre FPGAs

Livros grátis sobre FPGAs da linha Zynq: The Microzed Chronicles

Hoje estão disponíveis para download, sem nenhum custo, dois livros sobre FPGAs, em específico como trabalhar com FPGA da linha Zynq da Xilinx. Trata-se...

Parallax Propeller 1: Microcontrolador Open Source

A empresa Parallax lançou em 2006 a primeira geração de seus processadores Multicore chamados de Parallax Propeller 1, ou P8X32A. Em 2014 anunciou esse...

Placa Terasic Cyclone V GX Starter Kit

A Terasic lançou há alguns meses mais uma placa de baixo custo para desenvolvimento rápido com o FPGA Cyclone V da Altera, a placa...

Spartixed - Uma placa para você aprender a codificar em VHDL e Verilog

Uma placa equipada com FPGA da XILINX chamou a atenção no Kickstarter. A Startixed é uma placa que promete ser uma plataforma de fácil...

Tutorial de Verilog: Conversor BCD para 7 Segmentos

Há algum tempo atrás foram publicados dois artigos no Embarcados que dizia respeito ao controle de displays de sete segmentos. Foram publicados os textos Displays...

Tutorial de Verilog: Conversor de Código Gray para Código Binário

No post anterior apresentei um Conversor de Código Binário para Código Gray, expliquei brevemente como funciona o Código Gray e qual foi a sacada de...

Tutorial de Verilog: Conversor de Código Binário para Código Gray

Neste post dou sequência à série de artigos sobre sistemas digitais implementados em HDL, em especial Verilog. Vou abordar neste post o Código Gray,...

Tutorial de Verilog: Somador Completo (full adder)

No post anterior expliquei um pouco sobre o meio somador de 1-bit (half adder). Esse circuito é importante para que possamos criar o circuito...

Tutorial de Verilog: Meio Somador (Half Adder)

Dando prosseguimentos aos tutoriais de Verilog, apresento neste post o Meio Somador de 1-bit, ou Half Adder em inglês. O circuito meio somador é...
decodificador

Tutorial de Verilog: Decodificador ou DEMUX

No post anterior, mostrei como fazer um Mutiplexador. Neste post mostro como funciona um decodificador, ou demultiplexador. Escolhi para essa abordagem três circuitos diferentes:Circuito...

Co-simulação HDL

Olá, caro leitor! Este artigo tem o intuito de expor, de forma resumida, o conceito de co-simulação. Após conceituar o assunto, será demonstrado um projeto...

Tutorial de Verilog - 7 formas de representar um MUX em Verilog

Dando prosseguimento ao Tutorial de Verilog, vou mostrar abaixo sete formas diferentes de implementar um mesmo circuito, o MUX, apresentado anteriormente. Para quem perdeu a sequência...
hardware

FPGA: Confira quantos recursos de hardware são gastos e veja como os otimizar

A cada dia os avanços tecnológicos colocam à disposição do projetista novos componentes e todo mundo faz de tudo para estar na crista da onda....
Quartus

Tutorial de Verilog - O primeiro Projeto com Quartus

Neste post vou explicar como fazer seus projetos no Quartus da Altera. O Quartus é uma IDE fácil de usar que permite que se...

MUX - Multiplexador

Um MUX ou Multiplexador (Multiplexer em inglês), é um dispositivo eletrônico que é utilizado para selecionar um sinal de entrada, para que este esteja...
66AK2L06-02

TI 66AK2L06 - DSP e ARM A15 Multicores integrados

A Texas Instruments lançou há poucos dias uma solução que promete substituir FPGAs em diversas aplicações comerciais, o 66AK2L06. Esse novo dispositivo, que integra...

Tutorial de Verilog - Operadores Lógicos e Aritméticos Shift Right e Shift Left

Prezado leitor o presente artigo tem a intenção de dar continuidade à série de artigos, proposta por Thiago Lima , no post sobre operadores...

Tutorial de Verilog - Operadores

Esse é o primeiro de uma série de artigos que visa trazer diversas informações de como desenvolver um bom código em Verilog.  Estados do Bit Primeiramente...