Caso não consiga visualizar esse email clique aqui.

 

 

Reduza o tempo de desenvolvimento de projetos em FPGA com o novo Quartus Prime da Altera

Por Neimar Marques Duarte da Macnica DHW

 

Um ciclo de desenvolvimento de projeto para FPGA deve ser dividido em etapas. A primeira etapa é a de definição do projeto, onde se especifica a função do projeto, como o projeto será dividido, quais módulos devem ser criados, como os módulos serão interligados, que recursos são necessários para o projeto (Interfaces com dispositivos externos, recursos especiais da FPGA, como blocos de DSP, interfaces rápidas, interface com memória externa, …). Uma vez definido o projeto, a próxima etapa é a de criação do código RTL (Register Transfer Level), usando-se uma linguagem de descrição de hardware para esta etapa, sendo as mais usadas hoje o VHDL, Verilog, SystemVerilog e SystemC.

 

Confira a matéria completa aqui.

 
FAÇA PARTE
clique aqui
SAIBA MAIS
embarcados.com.br

Este email foi enviado para {email} pelo Embarcados - Sua fonte de informações sobre Sistemas Embarcados.
Gerenciar sua assinatura | Cancelar assinatura